SN65LVDS324是TI公司的一款FlatLink3G产品,SN65LVDS324是高清图像传感器接收器,本页介绍了SN65LVDS324的产品说明、应用、特性等,并给出了与SN65LVDS324相关的TI元器件型号供参考。
SN65LVDS324 - 高清图像传感器接收器 - FlatLink3G - 显示和成像串行器/解串器 - TI公司(Texas Instruments,德州仪器)
SN65LVDS324 是一款 SubLVDS 去串化器,此去串化器恢复字、检测同步代码、将输入 DDR 时钟乘以一个比率并在上升时钟边沿上输出并行 CMOS 1.8V 数据。 它将主要制造商生产的高清 (HD) 图像传感器间连接的视频流转换为普通处理器能够接受的格式。 所支持的像素频率范围为 8.5MHz 至 162MHz - 适合于 VGA 到 1080p60 的解决方案。
支持四个高级模式:Aptina 1 通道 4 线道,Aptina 1 通道 2 线道,松下 2 通道 2 端口和索尼 LVDS 并行。 根据表 1,每一个都支持 10/12/14/16 位子模式。每个模式还有一个可配置允许的频率范围,由表 3 寄存器 PLL_CFG 指定。
SN65LVDS324 通过它的 I2C 可编程寄存器进行配置。 这个易失性内存必须在加电后写入。 为了实现与不同处理器和软件的更广泛兼容性,配置选项包括最高有效位 (MSB) / 最低有效位 (LSB) 输出顺序、同步极性惯例约定、数据转换率和两个输出时序模式(长配置或时钟居中)。 TESTMODE_VIDEO 特性设计用于辅助工程开发。 最大可允许的数据帧尺寸为 8191 x 8191。
借助于集成的差分输入终端,和 4.5mm x 7mm 的封装尺寸,SN65LVDS324 提供具有格式、功能和成本已优化的差分解决方案。 它在环境温度范围介于 -40°C 至 85°C 内运行。
- 在视频图像传感器与处理器接口间建立连接
- 接收 Aptina HiSPi,松下低压差分信令 (LVDS),或者索尼 LVDS 并行信令;在 18.5MHz 至 162MHz 频率范围内具有 10/12/14/16 位的 1.8V CMOS 输出
- 超低压差分信令 (SubLVDS) 输入支持高达 648Mbps
- 集成的 100Ω 差分输入终端
- 测试图像生成特性
- 与 TI 的 OMAP 和 DaVinci 其中包括 DM385,DM8127,DM36x 和 DMVA
- 低功耗 1.8V CMOS 工艺
- 可配置的输出约定
- 采用 4.5mm x 7mm 球栅阵列 (BGA) 封装